經安全檢測,此網站為安全網站,請放心前往原始網址!

CPLD/FPGA電路量測應用範例(LP-2900)

5 附件 Altera MAX+PLUS II 與LP-2900使用程序 A. 畫新電路圖程序 A1 指定專案名稱 File->Project->Name->Project Name:處輸入專案名稱->將專案 儲存於C:\maxwork\tutorial A2 建立新檔案(方法有二) A2.1 File->New->File Type:選Graphic Edit File->Ok->File

www.leaptronix.com

網址安全性掃描由 google 提供